LCMXO640C-3TN144I FPGA – programovatelné hradlové pole, 640 LUTS, 113 I/O
♠ Popis produktu
| Atribut produktu | Hodnota atributu |
| Výrobce: | Mříž |
| Kategorie produktu: | FPGA - programovatelné hradlové pole |
| RoHS: | Podrobnosti |
| Série: | LCMXO640C |
| Počet logických prvků: | 640 LE |
| Počet I/O: | 113 I/O |
| Napájecí napětí - Min: | 1,71 V |
| Napájecí napětí - Max.: | 3,465 V |
| Minimální provozní teplota: | - 40 °C |
| Maximální provozní teplota: | + 100 °C |
| Rychlost přenosu dat: | - |
| Počet transceiverů: | - |
| Styl montáže: | SMD/SMT |
| Balení/Pouzdro: | TQFP-144 |
| Obal: | Zásobník |
| Značka: | Mříž |
| Distribuovaná RAM: | 6,1 kbit/s |
| Výška: | 1,4 mm |
| Délka: | 20 mm |
| Maximální provozní frekvence: | 500 MHz |
| Citlivé na vlhkost: | Ano |
| Počet bloků logického pole - LAB: | 80 LABORATORIÍ |
| Provozní napájecí proud: | 17 mA |
| Provozní napájecí napětí: | 1,8 V/2,5 V/3,3 V |
| Typ produktu: | FPGA - programovatelné hradlové pole |
| Množství v továrním balení: | 60 |
| Podkategorie: | Programovatelné logické integrované obvody |
| Celková paměť: | 6,1 kbit/s |
| Šířka: | 20 mm |
| Hmotnost jednotky: | 1,319 g |
Nevolatilní, nekonečně rekonfigurovatelný
• Okamžité zapnutí – zapne se během mikrosekund
• Jeden čip, není vyžadována žádná externí konfigurační paměť
• Vynikající zabezpečení konstrukce, žádný bitový proud k zachycení
• Překonfigurujte logiku založenou na SRAM v milisekundách
• SRAM a energeticky nezávislá paměť programovatelné přes JTAG port
• Podporuje programování energeticky nezávislé paměti na pozadí
Režim spánku
• Umožňuje až 100násobné snížení statického proudu
Rekonfigurace TransFR™ (TFR)
• Aktualizace logiky v terénu za provozu systému
Vysoká hustota I/O k logickému rozhraní
• 256 až 2280 LUT4
• 73 až 271 I/O s rozsáhlými možnostmi pouzdra
• Podpora migrace hustoty
• Balení bez olova/v souladu s RoHS
Vestavěná a distribuovaná paměť
• Vestavěná bloková RAM sysMEM™ s kapacitou až 27,6 kbitů
• Distribuovaná RAM až 7,7 kbitů
• Vyhrazená řídicí logika FIFO
Flexibilní I/O vyrovnávací paměť
• Programovatelná vyrovnávací paměť sysIO™ podporuje širokou škálu rozhraní:
– LVCMOS 3,3/2,5/1,8/1,5/1,2
– LVTTL
– PCI
– LVDS, sběrnicové LVDS, LVPECL, RSDS
PLL obvody sysCLOCK™
• Až dva analogové PLL obvody na zařízení
• Násobení, dělení a fázový posun hodin
Podpora na úrovni systému
• Standard IEEE 1149.1 Boundary Scan
• Vestavěný oscilátor
• Zařízení fungují s napájením 3,3 V, 2,5 V, 1,8 V nebo 1,2 V
• Programování v systému kompatibilní s IEEE 1532







