SPC5634MF2MLQ80 32bitové mikrokontroléry – MCU NXP 32bitový MCU, jádro Power Arch, 1,5 MB Flash, 80 MHz, -40/+125 degC, Automotive Grade, QFP 144

Stručný popis:

Výrobci: NXP
Kategorie produktu: 32bitové mikrokontroléry – MCU
datový list:SPC5634MF2MLQ80
Popis: IC MCU 32BIT 1,5MB FLASH 144LQFP
Status RoHS: V souladu s RoHS


Detail produktu

Funkce

Štítky produktu

♠ Popis produktu

Atribut produktu Hodnota atributu
Výrobce: NXP
Kategorie produktů: 32bitové mikrokontroléry - MCU
RoHS: Podrobnosti
Série: MPC5634M
Styl montáže: SMD/SMT
Balíček/pouzdro: LQFP-144
Jádro: e200z3
Velikost paměti programu: 1,5 MB
Velikost datové paměti RAM: 94 kB
Šířka datové sběrnice: 32 bit
Rozlišení ADC: 2 x 8 bit/10 bit/12 bit
Maximální frekvence hodin: 80 MHz
Počet I/O: 80 I/O
Napájecí napětí - Min: 1,14 V
Napájecí napětí - Max: 1,32 V
Minimální provozní teplota: - 40 C
Maximální provozní teplota: + 150 C
Kvalifikace: AEC-Q100
Obal: Zásobník
Analogové napájecí napětí: 5,25 V
Značka: Polovodiče NXP
Typ datové paměti RAM: SRAM
I/O napětí: 5,25 V
Citlivé na vlhkost: Ano
Produkt: MCU
Typ produktu: 32bitové mikrokontroléry - MCU
Typ paměti programu: Blikat
Tovární množství balení: 60
Podkategorie: Mikrokontroléry - MCU
Časovače hlídacího psa: Watchdog Timer
Část # Aliasy: 935311091557
Jednotková hmotnost: 1,319 g

♠ 32bitové mikrokontroléry - MCU

Tyto 32bitové automobilové mikrokontroléry jsou rodinou zařízení na čipu (SoC), která obsahují všechny funkce rodiny MPC5500 a mnoho nových funkcí spolu s vysoce výkonnou 90nm technologií CMOS, které poskytují podstatné snížení nákladů na funkci a významné zlepšení výkonu.Pokročilé a nákladově efektivní jádro hostitelského procesoru této rodiny automobilových ovladačů je postaveno na technologii Power Architecture®.Tato rodina obsahuje vylepšení, která zlepšují přizpůsobení architektury vestavěným aplikacím, zahrnuje další podporu instrukcí pro digitální zpracování signálu (DSP), integruje technologie – jako je vylepšená jednotka časového procesoru, vylepšený analogově-digitální převodník zařazený ve frontě, síť Controller Area Network a vylepšený modulární vstupně-výstupní systém – který je důležitý pro dnešní aplikace nižší třídy pohonných jednotek.Tato řada zařízení je zcela kompatibilním rozšířením řady MPC5500 společnosti Freescale.Zařízení má jedinou úroveň hierarchie paměti sestávající z až 94 KB SRAM na čipu a až 1,5 MB vnitřní flash paměti.Zařízení má také externí sběrnicové rozhraní (EBI) pro „kalibraci“.Toto externí sběrnicové rozhraní bylo navrženo tak, aby podporovalo většinu standardních pamětí používaných s rodinami MPC5xx a MPC55xx.


  • Předchozí:
  • Další:

  • • Provozní parametry

    — Plně statický provoz, 0 MHz – 80 MHz (plus 2% frekvenční modulace – 82 MHz)

    — –40 ℃ až 150 ℃ provozní rozsah teploty přechodu

    — Nízkoenergetické provedení

    – Ztrátový výkon méně než 400 mW (nominální)

    – Navrženo pro dynamickou správu napájení jádra a periferií

    – Softwarově řízené hodinové hradlování periferií

    – Režim zastavení s nízkou spotřebou energie se zastavenými hodinami

    — Vyrobeno 90 nm procesem

    — 1,2 V vnitřní logika

    — Jediný napájecí zdroj s 5,0 V -10%/+5 % (4,5 V až 5,25 V) s vnitřním regulátorem pro zajištění 3,3 V a 1,2 V pro jádro

    — Vstupní a výstupní kolíky s rozsahem 5,0 V -10%/+5 % (4,5 V až 5,25 V)

    – Úrovně přepínače 35%/65% VDDE CMOS (s hysterezí)

    – Volitelná hystereze

    – Volitelná regulace rychlosti přeběhu

    — Piny Nexus napájené 3,3 V zdrojem

    — Navrženo s technikami redukce EMI

    – Smyčka s fázovým závěsem

    – Frekvenční modulace frekvence systémových hodin

    – Kapacita bypassu na čipu

    – Volitelná rychlost otáčení a síla pohonu

    • Vysoce výkonný jádrový procesor e200z335

    — 32bitový programátorský model Power Architecture Book E

    — Vylepšení kódování s proměnnou délkou

    – Umožňuje volitelně zakódovat instrukční sadu Power Architecture do smíšených 16 a 32bitových instrukcí

    – Výsledkem je menší velikost kódu

    — Jediný problém, CPU kompatibilní s 32bitovou technologií Power Architecture

    — Exekuce na příkaz a odchod do důchodu

    — Přesné zpracování výjimek

    — Pobočková zpracovatelská jednotka

    – Vyhrazená sčítačka pro výpočet adresy pobočky

    – Akcelerace větvení pomocí vyrovnávací paměti instrukcí Branch Lookahead

    — Načíst/uložit jednotku

    – Jednocyklová latence zatížení

    – Plně potrubím

    – Podpora Big and Little Endian

    – Nesprávně zarovnaná podpora přístupu

    – Nulové zatížení pro použití bublin v potrubí

    — Třicet dva 64bitových obecných registrů (GPR)

    — Jednotka správy paměti (MMU) s plně asociativní vyrovnávací pamětí překladu (TLB) o 16 záznamech

    — Samostatná instrukční sběrnice a sběrnice načítání/ukládání

    — Podpora vektorového přerušení

    — Latence přerušení < 120 ns @ 80 MHz (měřeno od požadavku na přerušení po provedení první instrukce obsluhy výjimky přerušení)

    Související produkty