SPC5644AF0MLU2 32bitové mikrokontroléry – MCU 32BIT3MB Flsh192KRAM
♠ Popis produktu
Atribut produktu | Hodnota atributu |
Výrobce: | NXP |
Kategorie produktů: | 32bitové mikrokontroléry - MCU |
RoHS: | Podrobnosti |
Série: | MPC5644A |
Styl montáže: | SMD/SMT |
Jádro: | e200z4 |
Velikost paměti programu: | 4 MB |
Velikost datové paměti RAM: | 192 kB |
Šířka datové sběrnice: | 32 bit |
Maximální frekvence hodin: | 120 MHz |
Minimální provozní teplota: | - 40 C |
Maximální provozní teplota: | + 125 C |
Kvalifikace: | AEC-Q100 |
Obal: | Zásobník |
Značka: | Polovodiče NXP |
Citlivé na vlhkost: | Ano |
Řada procesorů: | MPC5644A |
Typ produktu: | 32bitové mikrokontroléry - MCU |
Tovární množství balení: | 200 |
Podkategorie: | Mikrokontroléry - MCU |
Část # Aliasy: | 935321662557 |
Jednotková hmotnost: | 1,868 g |
♠ 32bitové mikrokontroléry - MCU
Jádro hostitelského procesoru e200z4 mikrokontroléru je postaveno na technologii Power Architecture® a navrženo speciálně pro vestavěné aplikace.Kromě technologie Power Architecture toto jádro podporuje instrukce pro digitální zpracování signálu (DSP).MPC5644A má dvě úrovně hierarchie paměti sestávající z 8 KB instrukční mezipaměti, podporované 192 KB SRAM na čipu a 4 MB vnitřní flash paměti.
MPC5644A obsahuje externí sběrnicové rozhraní a také kalibrační sběrnici, která je přístupná pouze při použití systému Freescale VertiCal Calibration System.Tento dokument popisuje vlastnosti MPC5644A a zdůrazňuje důležité elektrické a fyzikální vlastnosti zařízení.
• 150 MHz jádro e200z4 Power Architecture
— Kódování instrukce s proměnnou délkou (VLE)
— Superskalární architektura se 2 prováděcími jednotkami
— Až 2 celočíselné instrukce nebo instrukce s pohyblivou řádovou čárkou na cyklus
— Až 4 operace násobení a sčítání v jednom cyklu
• Organizace paměti
— 4 MB flash paměti na čipu s ECC a čtením při zápisu (RWW)
— 192 KB SRAM na čipu s pohotovostní funkcí (32 KB) a ECC
— 8 KB instrukční cache (se zamykáním řádku), konfigurovatelná jako 2- nebo 4-cestná
— 14 + 3 KB kód eTPU a datová paměť RAM
— 5 ✖ 4 příčný spínač (XBAR)
— 24vstupová MMU
— Externí sběrnicové rozhraní (EBI) s slave a master portem
• Bezpečná ochrana proti selhání
— 16vložková jednotka ochrany paměti (MPU)
— CRC jednotka se 3 dílčími moduly
— Snímač teploty spoje
• Přerušení
— Konfigurovatelný řadič přerušení (s NMI)
— 64kanálový DMA
• Sériové kanály
— 3 ✖ eSCI
— 3 ✖ DSPI (z nichž 2 podporují downstream Micro Second Channel [MSC])
— 3 ✖ FlexCAN po 64 zprávách
— 1 ✖ modul FlexRay (V2.1) až 10 Mbit/s s duálním nebo jedním kanálem a 128 objekty zpráv a ECC
• 1 ✖ eMIOS: 24 unifikovaných kanálů
• 1 ✖ eTPU2 (druhá generace eTPU)
— 32 standardních kanálů
— 1 ✖ reakční modul (6 kanálů se třemi výstupy na kanál)
• 2 vylepšené analogově-digitální převodníky ve frontě (eQADC)
— Čtyřicet 12bitových vstupních kanálů (multiplexovaných na 2 ADC);rozšiřitelný na 56 kanálů pomocí externích multiplexerů
— 6 příkazových front
— Podpora spouštění a DMA
— 688 ns minimální doba převodu
• Čipový zavaděč CAN/SCI/FlexRay Bootstrap s modulem Boot Assist Module (BAM)
• Nexus
— Třída 3+ pro jádro e200z4
— Třída 1 pro eTPU
• JTAG (5pinový)
• Development Trigger Semaphore (DTS)
— Registr semaforů (32 bitů) a identifikační registr
— Používá se jako součást spouštěného protokolu sběru dat
— Pin EVTO se používá pro komunikaci s externím nástrojem
• Generování hodin
— Hlavní oscilátor na čipu 4–40 MHz
— FMPLL na čipu (frekvenčně modulovaná smyčka fázového závěsu)
• Až 120 I/O linek pro všeobecné použití
— Individuálně programovatelné jako vstup, výstup nebo speciální funkce
— Programovatelný práh (hystereze)
• Režim snížení spotřeby: pomalý, stop a pohotovostní režim
• Flexibilní schéma dodávek
— 5 V jednoduché napájení s externím předřadníkem
— Vícenásobné externí napájení: 5 V, 3,3 V a 1,2 V
• Balíčky
— 176 LQFP
— 208 MAPBGA
— 324 TEPBGA
496pinový CSP (pouze kalibrační nástroj)